mit Dual-Core-DSP + FPGA-Verarbeitung wird die Reaktionsgeschwindigkeit um das 4-fache erhöht;
◇ 17 Bit oder 23 Bit Absolutwert, Inkrementalgeber-Schnittstelle (optional);
◇ Motorbeschichtung zum Schutz vor Korrosionsschäden;
◇ Automatische Parameter-Selbstoptimierung;
◇ Überwachung der momentanen und der durchschnittlichen Belastungsrate;
◇ Wiedergabe der Fehleraufzeichnungstafel;
◇ Steuerung des Ausgangs der Haltebremse;
◇ Interne Multisegment-Positionsanweisung;
◇ Automatische Identifizierung der Lastträgheit in Echtzeit;
◇ Überwachung der Impulsfrequenz.
---